[논리 회로] Combinational Circuit Design and Simulation Using Gates


[논리 회로] Combinational Circuit Design and Simulation Using Gates

이번 글에서 다룰 내용은 Design of Circuits에 관한 내용이다. < Fan-in and Fan-out > Fan- in : Gate가 수용할 수 있는 최대 input의 개수이다. Fan-out : 하나의 논리 게이트의 출력이 얼마나 많은 논리 게이트의 입력으로 사용되었는 지의 개수를 나타낸다. Fan-out은 나중에 Buffer를 공부할 때 꼭 알아야 할 개념이다. 시스템 복잡도를 최적화하기 위해서는 Fan-in을 높이고, Fan-out을 낮추는 것이 복잡도가 최적화 된다. < Gate Delay and Timing Diagrams > 현실적으로 Gate는 input 값이 들어올 때 바로 출력이 되지 않고 약간의 Delay가 존재하게 된다. 위의 과정을 Timing Diagrams으로 그려보자. ( inverter가 2개인 걸로 치고 그려보자.) 위와 같이 정리할 수 있다. 즉, 초기 X가 0이라 할 때 inverter에 들어가면 출력이 1로 바뀌는데 그게 0에서 1로 ...


#CombinationalCircuitDegisn #Fanin #Fanout #Hazard #LogicCircuit #PropagationDelay #TimingDiagram #논리회로

원문링크 : [논리 회로] Combinational Circuit Design and Simulation Using Gates