[논리 회로] MUX, Decoders, and Programmable Logic Devices


[논리 회로] MUX, Decoders, and Programmable Logic Devices

이때까지의 내용을 정리하곘습니다. 이때까지는 Combinational Logic에 관한 Design을 배우고 있습니다. C.L.의 Design 방법은 총 3가지입니다. Gate Level MSI level System level 이때까지 배운 것들이 Gate level을 변형하는 법을 배운 것입니다. 이제는 MSI level에 관해 설명하겠습니다. 먼저 말하자면 MUX, Decoder, PLD 등이 있습니다. 가장 먼저 알아야 할 건 Full Adder입니다. <Full Adder > A B C_in C_out S 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 이는 덧셈을 의미합니다. A + B이며 C_in은 A + B를 자릿수 덧셈할 때 넘어가는 1을 의미합니다. 보면 1이 1개일 경우 S에 1 1이 2개 일 경우 C_out에 1 1이 3개 일 경우 C_out, S에 1이 됐음을 알 수...


#Decoder #Enable #MUX #ShannonExpansion

원문링크 : [논리 회로] MUX, Decoders, and Programmable Logic Devices